过零比较和相位比较电路原理图

11-21| http://www.dianzi6.com | 电子电路图 - 基本电路电路图|人气:921

过零比较和相位比较电路原理图

  现在常使用集成电路的锁相环CD4046,是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V-18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。下图是CD4046的引脚排列,采用 16 脚双列直插式,各引脚功能如图1所示。

过零比较和相位比较电路原理图

  1脚相位输出端,环路入锁时为高电平,环路失锁时为低电平。2脚相位比较器Ⅰ的输出端。3脚比较信号输入端。13脚相位比较器Ⅱ的输出端。14脚信号输入端。对相位比较器Ⅱ而言,当14脚的输入信号比3脚的比较信号频率低时,输出为逻辑“0”;反之则输出逻辑“1”。

  如果两信号的频率相同而相位不同,当输人信号的相位滞后于比较信号时,相位比较器Ⅱ输出的为正脉冲,当相位超前时则输出为负脉冲。在这两种情况下,从1脚都有与上述正、负脉冲宽度相同的负脉冲产生。从相位比较器Ⅱ输出的正、负脉冲的宽度均等于两个输入脉冲上升沿之间的相位差。而当两个输入脉冲的频率和相位均相同时,相位比较器Ⅱ的输出为高阻态,则1脚输出高电平。上述波形如图2.13所示。由此可见,从1脚输出信号是负脉冲还是固定高电平就可以判断两个输入信号的情况了。

比较器输出波形<a电路图 src="/article/UploadPic/2010-11/2010112115013688.jpg" border=0 style="cursor:pointer;" onload="return imgzoom(this,600);" onclick="javascript:window.open(this.src);" style="cursor:pointer;"/>

  图2   比较器输出波形图

  



   如果觉得 过零比较和相位比较电路原理图这篇文章不错,可以推荐给朋友分享哦。
本文Tags:电路图讲解,电路图练习,电子电路图 - 基本电路电路图,
相关基本电路电路图资料


温馨提示; 本站的资料全部免费下载,为方便下次找到本站记得将本站加入收藏夹哦,牢记网址http://www.dianzi6.com

此页提供过零比较和相位比较电路原理图电路图讲解,电路图练习, 电子电路图 - 基本电路电路图参考。本站还有更多的基本电路电路图相关资料分享。
Copyright© www.dianzi6.com Inc. All rights reserved 。 1 2 3 4 5 6 7 8