基于FPGA的SoftSerdes设计与实现 下载
- 文件类型:
- eda技术,EDA/PLD
- 文件大小:
- 2.43 MB
- 下载次数:
- [157次]
- 日期:
- 11-15
- 解压密码:
- www.dianzi6.com
- Tag:
- EDA/PLD,eda技术
- 运行平台:
- txt/doc/word/ppt/pdf 等
- 星级:
简介:基于FPGA的SoftSerdes设计与实现为http://www.dianzi6.com整理发布,类型为EDA/PLD,本站还有更多关于eda技术,EDA/PLD的资料。
正文:在高速源同步应用中,时钟数据恢复是基本的方法。最普遍的时钟恢复方法是利用数字时钟模块(DCM、)产生的多相位时钟对输入的数据进行过采样。但是由于DCM的固有抖动,在频率很高时,利用DCM作为一种数据恢复的方法并不一定合适。DCM的这种附加抖动会引起数据有效窗口的相应减小,这样就会限制高速电路的性能。常用的串行I/O技术需要时钟数据恢复(CDR)技术,而CDR技术需要模拟的PLL,其局限性是低噪声容限、高功率损耗及严格的PCB布局布线要求。基于对上述缺点的考虑,本文介绍了一种异步数据捕获技术,它不使用DCM就可以实现数据恢复,所以能获得更高的速度和性能。
如果觉得《基于FPGA的SoftSerdes设计与实现》不错,可以推荐给好友哦。
正文:在高速源同步应用中,时钟数据恢复是基本的方法。最普遍的时钟恢复方法是利用数字时钟模块(DCM、)产生的多相位时钟对输入的数据进行过采样。但是由于DCM的固有抖动,在频率很高时,利用DCM作为一种数据恢复的方法并不一定合适。DCM的这种附加抖动会引起数据有效窗口的相应减小,这样就会限制高速电路的性能。常用的串行I/O技术需要时钟数据恢复(CDR)技术,而CDR技术需要模拟的PLL,其局限性是低噪声容限、高功率损耗及严格的PCB布局布线要求。基于对上述缺点的考虑,本文介绍了一种异步数据捕获技术,它不使用DCM就可以实现数据恢复,所以能获得更高的速度和性能。
如果觉得《基于FPGA的SoftSerdes设计与实现》不错,可以推荐给好友哦。
- 下载
- 进入下载地址列表