详细信息

基于CPLD的高速可程控数字延迟线系统的设计 下载

文件类型:
eda技术,EDA/PLD
文件大小:
511 KB
下载次数:
[112次]
日期:
11-15
解压密码:
www.dianzi6.com
Tag:
EDA/PLD,eda技术   
运行平台:
txt/doc/word/ppt/pdf 等
星级:
简介:

基于CPLD的高速可程控数字延迟线系统的设计为http://www.dianzi6.com整理发布,类型为EDA/PLD,本站还有更多关于eda技术,EDA/PLD的资料。
正文:针对兰州重离子加速器冷却储存环(HIRFL-CSR)踢轨磁铁(Kicker)电源的需要,设计了一种基于可编程逻辑器件(CPLD)的高速可程控数字延迟线系统。文中分析介绍了数字延迟线系统结构、工作原理及CPLD芯片的设计并给出了仿真波形。该方案满足了Kicker电源对脉冲进行适当延迟的要求,解决了Kicker电源系统脉冲同步的问题。
如果觉得《基于CPLD的高速可程控数字延迟线系统的设计》不错,可以推荐给好友哦。
相关EDA/PLD资料


温馨提示; 本站的资料全部免费下载,为方便下次找到本站记得将本站加入收藏夹哦,牢记网址http://www.dianzi6.com

下载说明事项

本站备有多台下载服务器,请点击上列地址进行下载基于CPLD的高速可程控数字延迟线系统的设计_EDA/PLD,如下载过慢或下载不了请选用另外几台服务器进行下载。
本站提供的资源均为网上搜集,如果该资源基于CPLD的高速可程控数字延迟线系统的设计_EDA/PLD涉及或无意中侵害到您的版权请与我们联系。

此页提供基于CPLD的高速可程控数字延迟线系统的设计eda技术, EDA/PLD参考。本站还有更多的EDA/PLD相关资料分享。
Copyright© www.dianzi6.com Inc. All rights reserved 。 1 2 3 4 5 6 7 8