基于FPGA的多种分频设计与实现 下载
- 文件类型:
- eda技术,EDA/PLD
- 文件大小:
- 745 KB
- 下载次数:
- [474次]
- 日期:
- 11-15
- 解压密码:
- www.dianzi6.com
- Tag:
- EDA/PLD,eda技术
- 运行平台:
- txt/doc/word/ppt/pdf 等
- 星级:
简介:基于FPGA的多种分频设计与实现为http://www.dianzi6.com整理发布,类型为EDA/PLD,本站还有更多关于eda技术,EDA/PLD的资料。
正文:分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。
如果觉得《基于FPGA的多种分频设计与实现》不错,可以推荐给好友哦。
正文:分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。
如果觉得《基于FPGA的多种分频设计与实现》不错,可以推荐给好友哦。
- 下载
- 进入下载地址列表