详细信息

pcb layout design(台湾硬件工程师15年经验总结) 下载

文件类型:
eda技术,EDA/PLD
文件大小:
8.09 MB
下载次数:
[288次]
日期:
03-21
解压密码:
www.dianzi6.com
Tag:
EDA/PLD,eda技术   台湾 layout design pcb 经验总结
运行平台:
txt/doc/word/ppt/pdf 等
星级:
简介:

pcb layout design(台湾硬件工程师15年经验总结)为http://www.dianzi6.com整理发布,类型为EDA/PLD,本站还有更多关于eda技术,EDA/PLD的资料。
正文:

PCB LAYOUT 術語解釋(TERMS)
1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。
2. SOLDER SIDE(焊錫面、反面)。
3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。
4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。
5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。
6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬
之。
7. NEGATIVE LAYER:通常指多層板之電源層。
8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。
9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。
10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般
稱為散熱孔或導通孔。
11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及
INNER PAD 之形狀大小皆應相同。
12. Moat : 不同信號的 Power& GND plane 之間的分隔線
13. Grid : 佈線時的走線格點
2. Test Point : ATE 測試點供工廠ICT 測試治具使用
ICT 測試點 LAYOUT 注意事項:
PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:
1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.
測試點與元件PAD 的距離最小為40mil。
2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,
3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。
4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。
5. 測試點必需放至於Bottom Layer
6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率
7. 測試點設置處:Setup􀃆pads􀃆stacks


如果觉得《pcb layout design(台湾硬件工程师15年经验总结)》不错,可以推荐给好友哦。
相关EDA/PLD资料


温馨提示; 本站的资料全部免费下载,为方便下次找到本站记得将本站加入收藏夹哦,牢记网址http://www.dianzi6.com

下载说明事项

本站备有多台下载服务器,请点击上列地址进行下载pcb layout design(台湾硬件工程师15年经验总结)_EDA/PLD,如下载过慢或下载不了请选用另外几台服务器进行下载。
本站提供的资源均为网上搜集,如果该资源pcb layout design(台湾硬件工程师15年经验总结)_EDA/PLD涉及或无意中侵害到您的版权请与我们联系。

此页提供pcb layout design(台湾硬件工程师15年经验总结)eda技术, EDA/PLD参考。本站还有更多的EDA/PLD相关资料分享。
Copyright© www.dianzi6.com Inc. All rights reserved 。 1 2 3 4 5 6 7 8