详细信息

CPLD 基于FPGA实现FIR滤波器的研究 下载

文件类型:
eda技术,EDA/PLD
文件大小:
698 KB
下载次数:
[681次]
日期:
11-15
解压密码:
www.dianzi6.com
Tag:
EDA/PLD,eda技术   
运行平台:
txt/doc/word/ppt/pdf 等
星级:
简介:

CPLD 基于FPGA实现FIR滤波器的研究为http://www.dianzi6.com整理发布,类型为EDA/PLD,本站还有更多关于eda技术,EDA/PLD的资料。
正文:针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。
如果觉得《CPLD 基于FPGA实现FIR滤波器的研究》不错,可以推荐给好友哦。
相关EDA/PLD资料


温馨提示; 本站的资料全部免费下载,为方便下次找到本站记得将本站加入收藏夹哦,牢记网址http://www.dianzi6.com

下载说明事项

本站备有多台下载服务器,请点击上列地址进行下载CPLD 基于FPGA实现FIR滤波器的研究_EDA/PLD,如下载过慢或下载不了请选用另外几台服务器进行下载。
本站提供的资源均为网上搜集,如果该资源CPLD 基于FPGA实现FIR滤波器的研究_EDA/PLD涉及或无意中侵害到您的版权请与我们联系。

此页提供CPLD 基于FPGA实现FIR滤波器的研究eda技术, EDA/PLD参考。本站还有更多的EDA/PLD相关资料分享。
Copyright© www.dianzi6.com Inc. All rights reserved 。 1 2 3 4 5 6 7 8