CPLD 基于FPGA实现FIR滤波器的研究 下载
- 文件类型:
- eda技术,EDA/PLD
- 文件大小:
- 698 KB
- 下载次数:
- [681次]
- 日期:
- 11-15
- 解压密码:
- www.dianzi6.com
- Tag:
- EDA/PLD,eda技术
- 运行平台:
- txt/doc/word/ppt/pdf 等
- 星级:
简介:CPLD 基于FPGA实现FIR滤波器的研究为http://www.dianzi6.com整理发布,类型为EDA/PLD,本站还有更多关于eda技术,EDA/PLD的资料。
正文:针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。
如果觉得《CPLD 基于FPGA实现FIR滤波器的研究》不错,可以推荐给好友哦。
正文:针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。
如果觉得《CPLD 基于FPGA实现FIR滤波器的研究》不错,可以推荐给好友哦。
- 下载
- 进入下载地址列表