基于VHDL的I2C总线控制核设计 下载
- 文件类型:
- eda技术,EDA/PLD
- 文件大小:
- 583 KB
- 下载次数:
- [719次]
- 日期:
- 11-15
- 解压密码:
- www.dianzi6.com
- Tag:
- EDA/PLD,eda技术
- 运行平台:
- txt/doc/word/ppt/pdf 等
- 星级:
简介:基于VHDL的I2C总线控制核设计为http://www.dianzi6.com整理发布,类型为EDA/PLD,本站还有更多关于eda技术,EDA/PLD的资料。
正文:从状态机的角度,介绍一种I2C控制核的VHDL设计方法。将其嵌入到FPGA中,用于实现与TMS320C6000系列DSP的接口,并配合DSP的软件完成对视频采集与显示处理系统中数字视频编、解码器工作模式寄存器的配置及其状态查询。着重介绍I2C控制核的总体设计方案,详细描述其内部命令状态机和时序状态机的工作原理及相应的VHDL代码。此外,介绍I2C控制核与DSP相互通信中断处理机制的VHDL实现方法。最后,给出在Xilinx公司的ISE6.1+ModelSimXE5.7c软件平台中进行EDA的综合结果与时序仿真图。
如果觉得《基于VHDL的I2C总线控制核设计》不错,可以推荐给好友哦。
正文:从状态机的角度,介绍一种I2C控制核的VHDL设计方法。将其嵌入到FPGA中,用于实现与TMS320C6000系列DSP的接口,并配合DSP的软件完成对视频采集与显示处理系统中数字视频编、解码器工作模式寄存器的配置及其状态查询。着重介绍I2C控制核的总体设计方案,详细描述其内部命令状态机和时序状态机的工作原理及相应的VHDL代码。此外,介绍I2C控制核与DSP相互通信中断处理机制的VHDL实现方法。最后,给出在Xilinx公司的ISE6.1+ModelSimXE5.7c软件平台中进行EDA的综合结果与时序仿真图。
如果觉得《基于VHDL的I2C总线控制核设计》不错,可以推荐给好友哦。
- 下载
- 进入下载地址列表